## بسمه تعالى



گزارش فاز سوم پروژه درس معماری کامپیوتر

**استاد:** دکتر سربازی آزاد

# اعضای گروه:

پویا یوسفی (۹۸۱۷۱۲۲۳)

سجاد پاکسیما (۹۸۱۰۶۲۸۶)

محمدرضا احمدی تشنیزی (۹۸۱۷۰۶۴۶)

مهدیه ابراهیم پور (۹۸۱۷۰۶۲۴)

#### مقدمه

در این فاز، دستورالعملها به صورت خط لوله اجرا میشوند؛ بطوریکه هر استیج از خط لوله در یک کلاک با پریود مناسب اجرا میشود. این کار باعث میشود تا دستورالعملهای بیشتری در یک بازه زمانی مشخص اجرا شوند.

### شرح کار

#### استيجها

در پردازنده میپس که یک پردازنده RISC است، ما از ۵ استیج زیر استفاده کردیم:

- Instruction Memory در این استیج مقدار PC آپدیت شده و مقدار خروجی به Instruction Memory داده می شود تا دستورالعمل جدید fetch شود.
- ID (Instruction Decode) در این استیج، دستورالعملی که از استیج قبل بافر شدهاست، دیکود می شود و سیگنالهای کنترلی تولید می شوند. همچنین واحد مقایسه در استیج قرار داده شده تا از control hazard تولیدی ناشی از jimp، branch و jr جلوگیری شود. (Early Branch) در نهایت مقدار آدرس دستورالعمل بعدی، تولید و به PC پاس داده می شود. اگر یکی از دستورات فوق وجود داشته باشد، سیگنالی به نام به PC پاس داده می شود. اگر یکی از دستورات فوق وجود داشته باشد، سیگنالی به نام دستور بعد توسط PC\_EXE مشخص می شود.
- EXE (Instruction Execute) در این استیج، ALU قرار داده شدهاست تا عملیات محاسباتی را انجام دهد. در ورودی EXE (Instruction Execute) ورودی ALU ها و همچنین مقداری که قرار است در حافظه ذخیره شود، یک Mux با سه ورودی قرار داده شده است تا عملیات Forwarding را انجام دهد؛ در واقع بسته به اینکه رجیستر فعلی با رجیستر استیجهای بعدی برابر باشد، ورودی درست select می شود. عملیات select توسط واحدی به نام Forwarding Unit انجام می شود.
- (MEM (Memory Access: در این استیج، عملیات load و store از حافظه انجام می شود. به این منظور، یک cache قرار داده شده است که مطابق با فاز دو می باشد. در مواقعی که نیاز باشد، عطابق با حافظه ارتباط می گیرد.
- WB (Write Back) و مشخص شده و به WB (Write Back) این استیج، رجیستر مقصد و مقداری که قرار است داخلش نوشته شود، مشخص شده و به واحد رجیستر فایل ارسال می شود.

توجه شود که همه استیجها و بافرها در یک کلاک مشترک اجرا می شوند. همان طور که مشاهده می کنید، استیج اول وظیفه دریافت دستورالعمل، استیج دوم وظیفه دیکود دستور و مشخص کردن سیگنالهای کنترلی، استیج سوم وظیفه محاسبات، استیج چهارم وظیفه ارتباط با حافظه و استیج پنجم وظیفه مشخص کردن مقدار ذخیره شده در رجیستر را به عهده دارد. دلیل انتخاب این پنج استیج این بود که هرکدام کار مستقلی را انجام می دهند و در یک کلاک با پربود مناسب اجرا می شوند.

### بافرها

بین هر دو استیج، یک بافر در نظر گرفتیم که با کلاک کار میکند و مقادیر لازم برای استیجهای بعدی را بافر میکند.

### **Forwarding Unit**

این واحد برای کاهش میزان data hazard اضافه شده است؛ زیرا ممکن است دو دستور العمل متوالی به هم وابسته باشند و دیتای نادرست پردازش شود. برای رجیسترهایی که ورودی ALU هستند و همچنین رجیستری که قرار است در حافظه ذخیره

شود، Mux با سه ورودی قرار داده شده که select آنها براساس این واحد انجام می شود. سه ورودی Mux ها شامل رجیستری که از استیج قبل بافر شده، مقدار خروجی alu\_result در استیج MEM و مقدار rd\_data در استیج BP است. اگر رجیستری که از است پردازش شود یا رجیستری که در مرحله MEM قرار دارد و پردازش شده برابر باشد، مقدار select برابر ۱ و اگر با رجیستری که در مرحله WB قرار دارد و پردازش شده برابر باشد، مقدار آن را ۲ قرار می دهیم.

### **Hazard Detection Unit**

این واحد برای تشخیص hazard موجود در دستورالعملها قرار داده شده است. زمانی که این واحد hazard را تشخیص دهد، مقدار PC تغییر نمی کند، مقدار قبلی از IF به ID بافر می شود و واحد کنترل کار نمی کند.

اگر رجیستر rs یا rt در استیج ID برابر رجیستر مقصد در استیج EXE باشد، در استیج EXE هازارد داریم. همچنین اگر رجیستر rs یا rt در استیج ID برابر رجیستر مقصد در استیج MEM باشد، در استیج MEM هازارد داریم. حال اگر دستورالعمل دیکود شده برنچ باشد و هازارد داشته باشیم یا سیگنال mem\_to\_reg در استیج EXE فعال باشد و در استیج MEM هازارد داشته باشیم، این واحد هازارد را تشخیص می دهد.

Datapath در صفحه بعد آورده شده است.

